Миландр

Ключевым подразделением нашей компании
является Центр Проектирования интегральных микросхем
Текущее время: 2020-авг-08 00:04

Часовой пояс: UTC+03:00




Начать новую тему  Ответить на тему  [ 125 сообщений ]  На страницу « 15 6 7 8 9
Автор Сообщение
 Заголовок сообщения: Re: 1901ВЦ1Т
СообщениеДобавлено: 2020-май-27 14:50 
Не в сети

Зарегистрирован: 2018-авг-10 23:14
Сообщения: 30
Организация: Milandr
Откуда: АО «ПКК Миландр»
dm_mur писал(а): *
Lampadov писал(а): *

Здравствуйте!

Сообщаем, что в таблице 11-1 "Порты ввода-вывода" нет указаний на то, что вывод PC0 относится к группе выводов, отвечающих за внешнюю шину.
Добрый день! В качестве указания, на то, что вывод PC0 относится к группе выводов, отвечающих за внешнюю шину, я воспринял вот эту единичку:

[ img ]

Поскольку выводы, управляемые компаратором в Примечаниях обозначены цифрой 7, эта часть таблицы должна выглядеть наверное так:

[ img ]

Спасибо.
Добрый день. Исправили документацию по части вывода COMP_OUT. При этом хочется извиниться за ожидание ответа насчёт регистра ETDR: ожидаем информацию от главного конструктора. Как только информация будет передана, я оставлю в этой же теме пост. Спасибо

_________________
Отдел технической поддержки support@milandr.ru


Вернуться к началу
 Заголовок сообщения: Re: 1901ВЦ1Т
СообщениеДобавлено: 2020-июн-03 10:52 
Не в сети

Зарегистрирован: 2018-авг-10 23:14
Сообщения: 30
Организация: Milandr
Откуда: АО «ПКК Миландр»
dm_mur писал(а): *
Добрый день!
В документации у DSP ядра упоминается регистр ETDR (адрес 0x003F адресного пространства DSP) Для чего он? Описания нет.
Здравствуйте!

ETDR (Emulator Test Debug Register) – регистр для взаимодействия DSP ядра микросхемы с JTAG-эмулятором (и средой разработки), соответственно, чтобы его использовать надо знать протокол взаимодействия JTAG-эмулятора с DSP ядром. Рекомендации с нашей стороны заключаются в том, чтобы не работать с этим регистром, но, тем не менее, в качестве ознакомления будет полезно. Мы уберем упоминание регистра ETDR из спецификации в ближайшее время. Спасибо за ожидание.

_________________
Отдел технической поддержки support@milandr.ru


Вернуться к началу
 Заголовок сообщения: Re: 1901ВЦ1Т
СообщениеДобавлено: 2020-июн-03 13:52 
Не в сети

Зарегистрирован: 2009-июл-21 14:13
Сообщения: 1509
Откуда: Тула
Lampadov писал(а): *
dm_mur писал(а): *
Добрый день!
В документации у DSP ядра упоминается регистр ETDR (адрес 0x003F адресного пространства DSP) Для чего он? Описания нет.
Здравствуйте!

ETDR (Emulator Test Debug Register) – регистр для взаимодействия DSP ядра микросхемы с JTAG-эмулятором ... Мы уберем упоминание регистра ETDR из спецификации в ближайшее время.
А может так в СП и написать: регистр для отладки, пользователям - не использовать? Иначе получается недокументированные возможности, бэкдоры...

_________________
сочувствующий…


Вернуться к началу
 Заголовок сообщения: Re: 1901ВЦ1Т
СообщениеДобавлено: 2020-июн-04 17:42 
Не в сети

Зарегистрирован: 2019-янв-17 13:31
Сообщения: 3
Организация: АО РИМР
Vladimir_K писал(а): *
ДмитрийИРТ писал(а): *
Добрый день! Подскажите, а в 1901ВЦ1Т при обращении к внешней ОЗУ, можно записывать только 32х битные блоки? Т.е. если у меня физически подключены только младшие 8 разрядов и я использую 8ми битные данные, то в память я все-равно буду записывать 32х битное слово с тремя пустыми старшими октетами? И нет такой возможности как в 1986ВЕ1Т использовать выравнивание данных по 8и разрядам?
Да, в МК 1901ВЦ1Т внешняя системная шина всегда имеет разрядность шины данных 32 бита, выравнивание LOW8 для работы с 8-разрядной шиной данных, как в МК 1986ВЕ1Т, не предусмотрено. Если Вам необходимо работать с 8-разрядной микросхемой памяти, то Вы можете подключить адресную шину МК к шине адреса микросхемы памяти со смещение на 2, т.е. А2 (МК) -> А0 (микросхема памяти), А3 (МК) -> А1 (микросхема памяти) и т.д. Таким образом словные обращения (адреса 0x..00, 0x..04, 0x..08 и т.д.) МК будут адресованы во все ячейки микросхемы памяти (0x..00, 0x..01, 0x..02 и т.д.) без пропусков, при этом данные будут записываться и считываться в младшем байте 32-разрядного слова.
Здравствуйте! В продолжении темы про работу внешней системной шины с внешними ОЗУ остался вопрос. Подскажите, пожалуйста, что будет если к внешней системной шине подключить одну 8-ми разрядную микросхему памяти и не делать смещение адресов, как писали выше, но при этом адреса менять на 4 байта? Корректно ли будет считываться/записываться байт данных?


Вернуться к началу
 Заголовок сообщения: Re: 1901ВЦ1Т
СообщениеДобавлено: 2020-июн-04 18:16 
Не в сети

Зарегистрирован: 2009-июл-21 14:13
Сообщения: 1509
Откуда: Тула
Полина писал(а): *
Подскажите, пожалуйста, что будет если к внешней системной шине подключить одну 8-ми разрядную микросхему памяти и не делать смещение адресов, как писали выше, но при этом адреса менять на 4 байта? Корректно ли будет считываться/записываться байт данных?
Получите один байт через 4.

_________________
сочувствующий…


Вернуться к началу
Показать сообщения за:  Поле сортировки  
Начать новую тему  Ответить на тему  [ 125 сообщений ]  На страницу « 15 6 7 8 9

Часовой пояс: UTC+03:00


Кто сейчас на конференции

Сейчас этот форум просматривают: нет зарегистрированных пользователей и 3 гостя


Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете добавлять вложения

Перейти: 

Создано на основе phpBB® Forum Software © phpBB Limited
Русская поддержка phpBB