Миландр

Ключевым подразделением нашей компании является Центр Проектирования интегральных микросхем
Текущее время: 2017-сен-20 10:39

Часовой пояс: UTC + 3 часа




Начать новую тему Ответить на тему  [ Сообщений: 2 ] 
Автор Сообщение
СообщениеДобавлено: 2017-авг-01 17:31 
Не в сети

Зарегистрирован: 2009-июл-21 14:13
Сообщения: 992
Откуда: Тула
Повторитель сети стандарта IEEE 802.3 с возможностью мультиплицирования каналов К5600ВВ4FI , MDRI5604C
Во-первых любопытная фиговина, во-вторых м/с в пластике (9х9 мм, про керамику ни слова), в-третьих полная тишина по каким бы то ни было каналам (судьба её напоминает К1986ВЕ21, К1986ВЕ23), в четвёртых - она не только повторитель, но и два PHY, в-пятых -- целый пдф в аттаче.
Цитата:
Тип корпуса:
– 64-х выводной пластиковый корпус типа QFN.
Общее описание и области применения микросхемы
Областью применения микросхемы являются сети передачи данных стандарта
IEEE 802.3. Микросхема предназначена для ретрансляции пакетов стандарта
IEEE 802.3.
Особенностью микросхемы является возможность работы, как в режиме
ретрансляции данных, так и в режиме внутренней коммутации.
Режим ретрансляции обеспечивает ретрансляцию Ethernet трафика между
физическими портами микросхемы в качестве повторителя с возможностью
мониторинга пересылаемых пакетов по двум интерфейсам приема/передачи данных
MII (Media Independent Interface).
Режим внутренней коммутации обеспечивает функционирование устройства в
режиме двух приемопередатчиков физического уровня стандарта IEEE 802.3.
Вложение:
Комментарий к файлу: Структурная блок-схема микросхемы
2017-08-01_17-24-41.png
2017-08-01_17-24-41.png [ 53.25 КБ | Просмотров: 155 ]
Цитата:
Структура микросхемы
Микросхема содержит:
 два приёмопередатчика физического уровня стандарта 10Base-T/100Base-TX, обозначенные на структурной схеме как блоки PHY1 и PHY2. Блоки
предназначены для обеспечения доступа устройства к общей передающей
среде в соответствии со стандартом 802.3, приема данных по линии
передач, их декодирования и контроля ошибок;
 мультиплексоры, коммутирующий выводы приёмопередатчиков
физического уровня (на структурной схеме обозначен как MX).
Предназначен для перекоммутации данных и сигналов управления
приемопередатчиков PHY1 и PHY2 в зависимости от режима работы
микросхемы;
 два буфера пересинхронизации данных ретранслируемых пакетов
FIFO1_2 и FIFO2_1. Буферы обеспечивают пересинхронизацию потоков
данных, принятых и ретранслируемых на различных несущих частотах
между приемопередатчиками физического уровня. Блоки используются
только в режиме ретрансляции.
 блок управления и диагностики. Блок обеспечивает управление в режимах
тестирования и диагностики через SPI или JTAG интерфейсы;
 преобразователь напряжения +1,8 В для питания цифровой части СБИС,
обозначенных на структурной схеме блоками LDO18, также обеспечивает
выработку сигнала сброса POR по появлению и просадке питания;
 блок высокочастотного генератора, обозначенный на структурной схеме
как блок HSE. В случае использования внешнего кварцевого резонатора
блок позволяет получить рабочую тактовую частоту 25 МГЦ. Источником
синхросигналов так же может выступать генератор.

Функционирование СБИС
Режимы работы микросхемы
СБИС функционирует в двух основных режимах:
 режим «ретрансляции»;
 режим «внутренней коммутации».

В режиме «ретрансляции» данных сетевого трафика обеспечивается
беспрепятственное прохождение данных всех целостных и неискаженных пакетов
стандартных сетевых протоколов. В данном режиме микросхема выполняет функции
повторителя, и может быть использована на длинных линиях передач или в
неблагоприятной внешней среды, сказывающейся на повышении уровня шума в
передаваемых сигналах. В данном режиме данные принимаются и декодируются при
помощи приемопередатчиков физического уровня, пересинхронизируются на частоту
несущей другого приемопередатчика и передаются далее. Все данные, принятые
приемопередатчиками 1 и 2, дублируются так же и на выводы RXD0, RXD1, RXD2,
RXD3 интерфейсов MII 3 и 4 соответственно, что позволяет осуществлять контроль
ретранслируемого через микросхему трафика.
В режиме «внутренней коммутации» управление приемопередатчиками
физического уровня осуществляется через интерфейсы MII. Для первого
приемопередатчика используется интерфейс MII3, для второго – MII4. В данном
режиме микросхема функционирует как два независимых приемопередатчика
физического уровня стандарта 802.3 Ethernet.
Выводы COL и CRC в корпусе не
развариваются, что ограничивает использование микросхемы в режиме полудуплекса.
Для переключения между режимами используется вывод SEL.
При высоком потенциале на входе SEL микросхема работает в режиме
ретрансляции, и мультиплексоры коммутируют выводы данных и управления
приёмопередатчиков физического уровня через буферы FIFO 1 и FIFO 2. Выводы
приемников обоих приемопередатчиков дублируются также и на выводы шин MII.
При логическом нуле на входе SEL, связь между приёмопередатчиками
разрывается и обеспечивается коммутация сигналов с выводов приемопередатчиков
на шины интерфейсов MII.

Режимы передачи данных
В каждом из основных режимов микросхема может работать на скоростях
передачи данных 10 и 100 Мбит/сек.
Режим каждого из приемопередатчиков физического уровня может быть задан
одним из следующих методов:
 автоматически, при определении состояния несущей стандартными
средствами протокола IEEE 802.3 Ethernet;
 с помощью внутренних регистров микросхемы;
 с помощью внутренних регистров приемопередатчиков физического уровня.

Задание режимов работы автоматически происходит при определении состояния
несущей стандартными средствами протокола IEEE 802.3 Ethernet. В этом случае, при
подключении блоков приемопередатчиков к линии происходит обмен сообщениями, в
результате которого приемопередатчики на обоих концах линии автоматически
настраиваются в одинаковый режим передачи данных. При этом для исключения
ситуации, когда в режиме ретрансляции приемопередатчики физического уровня
микросхемы окажутся настроенными на различные режимы работы, в микросхеме
реализован дополнительный автомат управления перенастройкой
приемопередатчиков, действие которого заключается в следующем:
1 После автоматического определения несущей приемопередатчиками
микросхемы производится автоматический опрос их состояния.
2 В случае, если автоматически определенный режим работы
приемопередатчиков совпадает, их перенастройки не происходит. Автомат управления
переходит в режим ожидания отключения одной из несущих.
3 При отключении одной из несущих, другой приемопередатчик также
принудительно отключается от несущей и автомат переходит к ожиданию состояния
подключения несущих линий передач к обоим приемопередатчикам, после чего
происходит возврат к пункту 1.
4 В случае, если приемопередатчики в результате автоматической настройки
оказываются настроенными на различные скорости передачи, происходит
перенастройка приемопередатчика, работающего на большей скорости в режим
работы, соответствующий приемопередатчику, настроенному на меньшую скорость.
После чего происходит переход автомата в режим отключения одной их несущих.
По результатам автоматического определения состояния линии автомат
перенастройки приемопередатчиков может быть принудительно отключен при помощи
регистров управления. В данном случае, в режиме ретрансляции при автоматической
настройке блоков приемопередатчиков на различные скорости передачи будет
происходить потеря ретранслируемых данных в сторону меньшей скорости передачи.

Принудительное задание скорости передачи для приемопередатчиков
физического уровня через внутренние регистры микросхемы может быть осуществлено
только при отключенном автомате перенастройки блоков. Для принудительного
задания скорости передачи необходимо выполнить следующую последовательность
действий:
1 Отключить автомат перенастройки (биты nSTART1 и nSTART2 в регистре
CONTROL).
2 Задать при помощи регистра PHY_MODES необходимый режим работы
приемопередатчиков в соответствии с Таблица 2.
3 Выключить приемопередатчики при помощи битов программного сброса
регистра PHY_MODES. Запись в регистр может быть осуществлена
одновременно с заданием режимов (см. п. 2).
4 Включить приемопередатчики при помощи битов программного сброса
регистра PHY_MODES.

Для задания принудительного режима работы приемопередатчиков с
использованием внутренних регистров приемопередатчиков необходимо выполнить
следующую последовательность действий:
1 Отключить автомат перенастройки (биты nSTART1 и nSTART2 в регистре
CONTROL).
2 Перевести управление SMI интерфейсом приемопередатчиков в режим
управления синхронным последовательным интерфейсом (биты SMI_MX
регистра CONTROL).
3 Если предполагается работа микросхемы в режиме ретрансляции на
скорости 10 Мбит/сек необходимо также перевести управление внутренним
служебным сигналом MODE_10n100 в режим управления по синхронному
последовательному интерфейсу (бит MODE_10n100_MX) и установить его в
состояние 100 Мбит/сек (бит MODE_10n100_SPI).
4 Записать в регистры DATA_SMI_X_X данные, необходимые для записи во
внутренние регистры блоков приемопередатчиков.
5 Записать в регистры CTRL_SMI_X адрес для записи данных, одновременно с
этим установив бит разрешения начала транзакции и флаг чтения/записи
внутренних регистров приемопередатчиков.
6 Внутренние регистры приемопередатчиков и их значения см. в разделе
«Приемопередатчики физического уровня».

Используя описанную последовательность действий, может быть осуществлена
не только настройка скорости передачи, но также режимы автоматического
определения несущей и другие параметры работы приемопередатчиков.
Предполагается, что в нормальном режиме работы данная функция использоваться не
будет.
Таблица 2 – Режимы работы приемопередатчиков физического уровня
MODE2, MODE1, MODE0 Режим работы
000 10 МБит, полудуплекс
001 10 МБит, дуплекс
010 100 МБит, полудуплекс
011 100 МБит, дуплекс
100 Зарезервировано
101 Зарезервировано
110 Зарезервировано
111 Автоопределение

Приемопередатчики физического уровня
Модули приемопередатчиков физического уровня стандарта Ethernet/IEEE 802.3
способны обеспечивать прием и передачу данных в одном из следующих режимов:
 10Base-T FD (full duplex – полный дуплекс);
 10Base-T HD (half duplex - полудуплекс);
 100Base-T FD (full duplex – полный дуплекс);
 100Base-T HD (half duplex - полудуплекс).

Также в модулях реализована возможность автоопределения состояния линии,
обеспечивая автоматическое определение параметров линии для выбора режима
работы с наибольшей пропускной способностью.
Для управления модулями приемопередатчиков в микросхеме реализованы два
набора регистров: внутренние регистры модулей приемопередатчиков и регистры
блока управления и диагностики.
С помощью регистров блока управления и диагностики можно задать основные
режимы работы модулей приемопередатчиков и осуществить их сброс. Описание
регистров приведено в разделе «Блок управления и диагностики».
Доступ к внутренним регистра приемопередатчиков осуществляется при помощи
регистров CTRL_SMI_X и DATA_SMI_X блока управления и диагностики. Описание
внутренних регистров приемопередатчиков приведено в разделе «Внутренние
регистры приемопередатчиков». С их помощью доступна более тонкая настройка
приемопередатчиков.
После аппаратного сброса необходимо выждать 16 мс для выхода блока в
рабочий режим.

Внутренние регистры приемопередатчиков
Для управления блоками приемопередатчиков физического уровня в них
реализованы внутренние регистры управления. Доступ к регистрам осуществляется
через интерфейс последовательной синхронной передачи данных SPI при помощи
регистров CTRL_SMI_1, CTRL_SMI_2, DATA_SMI_10, DATA_SMI_11, DATA_SMI_20,
DATA_SMI_21. Запись/чтение внутренних регистров приемопередатчиков может
осуществляться как внутренним автоматом перенастройки приемопередатчиков, так и
при помощи регистров синхронного последовательного интерфейса, в зависимости от
бита SPI_MX регистра CONTROL. Подробное описание организации записи во
внутренние регистры PHY см. в разделе «Блок управления и диагностики» и «Режимы
передачи данных».
Регистры доступные для записи/чтения в составе модулей приемопередатчиков
физического уровня и адреса доступа к ним представлены в Таблица 3. Далее в
таблицах приведены описание отдельных бит регистров (Таблица 4 – Таблица 13).


Обозначение К5600ВВ4FI ТСКЯ.431287.006СП Маркировка MDRI5604C Тип корпуса QFN64 Температурный диапазон 0 – 70 *С


Вложения:
Комментарий к файлу: К5600ВВ4FI MDRI5604C ТСКЯ.431287.006СП
К5600ВВ4.pdf [749.63 КБ]
Скачиваний: 23

_________________
сочувствующий…


Последний раз редактировалось prostoRoman 2017-авг-02 08:19, всего редактировалось 1 раз.
Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-авг-01 20:18 
Не в сети
Аватара пользователя

Зарегистрирован: 2011-окт-19 17:25
Сообщения: 521
Откуда: г. Владимир ОАО "ВКБР"
prostoRoman писал(а):
Повторитель сети стандарта IEEE 802.3 с возможностью мультиплицирования каналов К5600ВВ4FI , MDRI5604C
Во-первых любопытная фиговина, во-вторых м/с в пластике (9х9 мм, про керамику не слова), в-третьих полная тишина по каким бы то ни было каналам (судьба её напоминает К1986ВЕ21, К1986ВЕ23), в четвёртых - она не только повторитель, но и два PHY, в-пятых -- целый пдф в аттаче.


Абсолютно согласен, микросхема весьма и весьма интересна, хотя диапазон 0-70°C весьма разочаровывает.
Вопрос к Миландровцам - а нельзя пластик -40...+85°C и металлокерамику -60...+125°C ?

_________________
"В радиотехнике, как в церкви - многое не понятно, но приходится верить"
ВлГУ. к.т.н Садовский Н.В


Вернуться к началу
 Профиль  
 
Показать сообщения за:  Поле сортировки  
Начать новую тему Ответить на тему  [ Сообщений: 2 ] 

Часовой пояс: UTC + 3 часа


Кто сейчас на конференции

Сейчас этот форум просматривают: нет зарегистрированных пользователей и гости: 1


Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете добавлять вложения

Найти:
Перейти:  
Powered by phpBB® Forum Software © phpBB Group
Русская поддержка phpBB