Миландр

Ключевым подразделением нашей компании является Центр Проектирования интегральных микросхем
Текущее время: 2017-дек-16 14:06

Часовой пояс: UTC + 3 часа




Начать новую тему Ответить на тему  [ Сообщений: 155 ]  На страницу Пред.  1 ... 6, 7, 8, 9, 10, 11  След.
Автор Сообщение
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-03 13:19 
Не в сети

Зарегистрирован: 2016-мар-17 14:12
Сообщения: 52
Попробовал разобраться с портами ввода-вывода. Вроде совсем простая штука,
но возникли проблемы. В описании регистров периферии отсутствует информация
по поводу их доступности на чтение/запись (это относится ко всему руководству).
Если почти все регистры представляют собой пары Set/Clear, то как получать
их текущее значение? Предположим я хочу чтобы порт отлавливал возникновение
на нем, скажем, высокого уровня. Для этого я должен как-то уметь читать
регистр IR. Что для этого я должен читать SIR, CIR или что-то еще?


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-03 16:31 
Не в сети

Зарегистрирован: 2017-июл-14 15:02
Сообщения: 14
Откуда: АО "ПКК Миландр"
Alex1979 писал(а):
В спецификации 2.8.0 обнаружены следующие ошибки:

Рисунок 2 – Структурная блок-схема для микросхем 1986ВЕ8Т

На схеме изображен только один блок UART вместо UART0 + UART1.

7.2 Контроллер тактовых частот (CLKCNTR)

1) Рисунок 33 – Формирование тактовых частот

а) На схеме дважды встречается блок PLL1 и ни разу PLL0.

б) В правом верхнем углу нарисован блок PERCNTR с торчащими из
него 64 тактовыми частотами. В дальнейшем описании ни про
этот блок, ни про эти частоты нет ни слова.

2) По тексту

О процессорном ядре то и дело говориться во множественном
числе.

3) 7.2.2 Схема контроля тактовых частот

Написано: Отключение генератора HIS выполняется...
Должно быть: Отключение генератора HSI выполняется...

4) Таблица 24 – Описание регистров

Отсутствует описание регистров блоков умножения PLL1 и PLL2.

5) 7.2.3.2 Регистр MAX_CLK

Написано: 4’b 00000 – Генератор HIS
Должно быть: 4’b 00000 – Генератор HSI

там же

Написано: 4’b 00001 – Генератор HIS/2
Должно быть: 4’b 00001 – Генератор HSI/2

там же упоминаются несуществующие PLL3 ... PLL7 (встречается не только
в этом месте)

6) 7.2.3.4 Регистр PER0_CLK

Написано: MDR_TMR3_EN - Бит разрешения тактирования частотой TMR4
Должно быть: MDR_TMR3_EN - Бит разрешения тактирования частотой TMR3

7) 7.2.3.26 Регистр PLLn_CLK

В описании битов 14…8 написано:
Полученная частота FINT после умножения на N и деления на Q+1
должна быть в диапазоне от 75 до 150 МГц.

Возможно следует заменить на:
Частота FINT полученная после умножения FIN на N и деления на Q+1
должна быть в диапазоне от 75 до 150 МГц.

8 ) 7.2.3 Описание регистров

В таблицах, описывающих отдельные регистры, поле REG Name: задано
неправильно для следующих регистров: CPU_CHK0, LSI_CHK1, EPHYn_CLK,
UARTn_CLK, SSPn_CLK, RTC_CLK.

9) 7.2.3.35 Регистр UARTn_CLK

В поле Offset= указаны 6 смещений, хотя UART'ов только два.

10) 7.2.3.36 Регистр SSPn_CLK

В поле Offset= указаны 6 смещений, хотя модуль SSP всего один.

11) 6.2.6 Монитор частоты внешних генераторов и PLL (CLKCNTR)

Написано: ...определения следующие события сбоев...
Должно быть: ...определения следующих событий сбоев...

12) Рисунок 11 – Формирование сигналов сброса

а) На схеме не отражено, что сигналы RSTn0 и RSTn1 объединены
логическим ИЛИ.

б) Сигнал, который далее в пункте 6.3.4 называется SYS_RESET_REQ
на схеме называется SYSRESETnREQ.

13) 6.3.5 Сигналы аварийного сброса FT_RESET

Написано: ...факт появления сигнала FT_RESETn фиксируется...
Должно быть: ...факт появления сигнала FT_RESET фиксируется...

14) 6.3.6 Сигналы сброса сторожевого таймера IWDG_RESET

Написано: Факт появления сигнала WDG_RESET фиксируется...
Должно быть: Факт появления сигнала IWDG_RESET фиксируется...

15) Таблица 5 – Режимы работы микроконтроллера

Режимы SPI1+JA, SPI2+JB, SPI3+JA заставляют думать, что в
контроллере имеются 4 SPI контроллера, хотя там есть лишь один
SPI0, который к тому же называется SSP0.

16) 6.4.7 Режим SPI0+JB

Возможно следует определиться с названием модуля SPI0 или SSP0,
а не использовать то одно название, то другое.

17) Таблица 15 – Распределение адресного пространства периферии

Для областей, соответствующих строкам 43 и 44 таблицы, используются
одинаковые имена - MDR_ARCRX0. В строках 45, 46 одинаковые имена -
MDR_ARCTX0.

18 ) Таблица 16 – Распределение внутреннего адресного пространства ядра

Написано: 0хE000_EF00 - NVIC - Регистры контроллера прерываний

На самом деле по адресу 0хE000_EF00 находится регистр SYS_STIR
(Software Triggered Interrupt Register). Про NVIC правильно сказано
в третьей строке таблицы - 0хE000_E100.

19) 7.6 Контроллер сторожевых таймеров (WDTCNTR)

а) В данном разделе этот контроллер попеременно называется то WDTCNTR,
то WDT_CNTR, то IWDG_CNTR.
б) В разделе про тактирование (7.2) ничего нет про тактирование
сторожевого таймера. Как разрешить его тактирование?
(в таблице, описывающей CLK_PER0 отсутствует описание битов с 0 по 12)


Спасибо большое за замечания. По найденным Вами ошибкам составлены тикеты на Bugzilla. В следующей версии спецификации эти ошибки будут исправлены.

_________________
Отдел технической поддержки support@milandr.ru


Последний раз редактировалось Vladimir_K 2017-сен-06 08:46, всего редактировалось 1 раз.

Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-03 17:13 
Не в сети

Зарегистрирован: 2016-мар-17 14:12
Сообщения: 52
Во многих разделах спецификации (кэши, ОТП) есть очень много мест, связанных с предполагавшейся, но не состоявшейся двух-процессорностью 1986ВЕ8. Перечислять все эти места здесь смысла, наверное, нет. Было бы хорошо, чтобы кто-нибудь прошелся по этим разделам и вычистил их от всего, что уже не актуально.

Еще раз хочу повторить свое замечание из предыдущего поста - в описании периферийных регистров контроллера отсутствует информация о доступности их битов на чтение и/или на запись. По моему это существенное упущение.


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-04 12:47 
Не в сети

Зарегистрирован: 2017-апр-26 14:51
Сообщения: 49
Откуда: ПКК "Миландр"
Цитата:
Если почти все регистры представляют собой пары Set/Clear, то как получать
их текущее значение?


Как правило оба регистра по считыванию возвращают текущее состояние регистра (которое модифицируют при операции записи).

_________________
Отдел технической поддержки support@milandr.ru


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-04 13:29 
Не в сети

Зарегистрирован: 2016-мар-17 14:12
Сообщения: 52
Спасибо за ответ!
Вот что еще удалось накопать в документации:

20) Таблица 27 – Описание регистров контроллера FT_CNTR

Написано: 0х0000_0064 - RESET_EVENT3
Должно быть: 0х0000_0064 - RESET_EVENT4

21) 7.5.1.2 CONTROL (описание бита 1)

Написано: TICKOVER_IE - Бит разрешения прерывания FT_IE2 ...
Должно быть: TICKOVER_IE - Бит разрешения прерывания TICKOVER ...
(так это прерывание называется в описании регистра STATUS)

22) 7.8 CACHECNTR - Контроллер Кэш-памяти

Написано: реализованы кэш-инструкции (I-CACHE) ... и кэш-данные (D-CACHE)
Должно быть: реализованы кэш инструкций (I-CACHE) ... и кэш данных (D-CACHE)

23) 7.8.1.1 KEY (и последующие регистры)

В табличном поле "Base ADDR=" указаны базовые адреса двух кэшей, а не трех

24) Таблица 15 – Распределение адресного пространства периферии

Написано: 0х4000_B000 - MDR_SCACHE - Контроллер кэш памяти RAMD
Поскольку RAMD это внутренние 32 кб SRAM, которые в кэше не нуждаются, эту
вещь лучше назвать - Контроллер кэша внешней шины

25) Таблица 16 – Распределение внутреннего адресного пространства ядра

Описан лишний регистр - SMP_REG (Регистр идентификации ядра)

26) 7.14.1.5 SOE и последующие регистры

Написано: при записи 0, значение выходного триггера не изменяется
Выходной триггер к этим регистрам отношения не имеет

27) 7.14.1.15 SPD и 7.14.1.16 СPD

Написано: драйвер с активным и низким уровнем (открытый сток)
Должно быть: драйвер с активным низким уровнем (открытый сток)

28) Таблица 104 – Описание регистров контроллера портов ввода-вывода

Написано: Регистр сброса ограничения фильтра вывода порта
Должно быть: Регистр сброса ограничения по току вывода порта

29) 7.15 Контроллер Ethernet (EthernetMAC)

Написано: В микросхеме реализовано два контроллера EthernetMAC.
На самом деле один.

30) Таблица 105 – Описание регистров

Упоминается несуществующий контроллер Ethernet 1

31) 7.15.8 События приемника и передатчика

Написано: ...обеспечивают прием и передачу пактов в интерактивном...
Должно быть: ...обеспечивают прием и передачу пакетов в интерактивном...

32) 7.17 Контроллер таймеров общего назначения (TIMER32x)

Написано: Их можно синхронизировать системной синхронизацией, ...
Возможно следует заменить на: Их можно синхронизировать системной частотой, ...

33) 7.17.9.1

Пустой заголовок

34) 7.17.2 Инициализация таймера

Написано: Для задания тактовой частоты блока необходимо установить бит
разрешения тактирования блока (бит 14 для таймера 1, бит 15 для таймера 2,
бит 16 для таймера3, бит 19 для таймера 4 регистра PER_CLOCK).
Должно быть: Для задания тактовой частоты блока необходимо установить бит
разрешения тактирования блока (бит 23 для таймера 0, бит 24 для таймера 1,
бит 25 для таймера2, бит 26 для таймера 3 регистра PER0_CLK).

Написано: В регистре TIM_CLOCK установить бит TIM_CLKEN, чтобы разрешить...
Должно быть: В регистре TIM_CLOCK установить бит EN_CLK, чтобы разрешить...

35) 7.19.2.3 Буфер FIFO приемника

Написано: ...данные сохраняются в этом буфере блоком приема данных в до тех пор...
Должно быть: ...данные сохраняются в этом буфере блоком приема данных до тех пор...

36) 7.19.2.9 Соотношения между тактовыми сигналами

а)
Написано: Частота SSPCLK должна меньше или равна...
Должно быть: Частота SSPCLK должна быть меньше или равна...

б)
Написано: Для того, чтобы обнаружить фронт сигнала SSP_CLK, необходимо
три такта сигнала SSP_CLK.
Возможно следует заменить на: Для того, чтобы обнаружить фронт сигнала SSP_CLK,
необходимо три такта сигнала SSPCLK.

37) 7.19.4 Прерывания

Написано: В модуле предусмотрено пять маскируемых линий запроса на прерывание
с выводом на один общий сигнал, представляющий собой комбинацию независимых по схеме ИЛИ.
Должно быть: В модуле предусмотрено четыре маскируемых линии запроса на прерывание
с выводом на один общий сигнал, представляющий собой их комбинацию по схеме ИЛИ.

38) 7.19.6.4 SR

Написано: Назначение бит регистра SSPCPSR представлено в таблице ниже (Таблица 113).
Должно быть: Назначение бит регистра SSPSR представлено в таблице ниже (Таблица 113).

39) 7.19.6.5 CPSR

Написано: Таблица 114 отображает назначение бит регистра SSPSR.
Должно быть: Таблица 114 отображает назначение бит регистра SSPCPSR.


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-07 13:40 
Не в сети

Зарегистрирован: 2016-мар-17 14:12
Сообщения: 52
40) Таблица 109 – Обобщенные данные о регистрах модуля SSP

Написано: Регистр CR1 CR1управления 1
Должно быть: Регистр управления 1

Там же, в сторке посвященной регистру SR в графе "Размер, бит" указано - 3. Должно быть - 5.
Там же, в строке ICR "Размер, бит" указано - 4. Должно быть - 2.

41) 7.20.2 Основные характеристики модуля UART

Написано: Поддержка функция управления модемом
Должно быть: Поддержка функции управления модемом

Там же написано: Наличие идентификационного регистра, однозначно идентифицирующего модуль...
В списке регистров такого регистра нет.

42) 7.20.3 Программируемые параметры

Написано: глубина очереди данных – 32 элемента или один элемент, соответственно
Должно быть: глубина очереди данных – 16 элементов или один элемент, соответственно

43) Рисунок 147 – Блок-схема универсального асинхронного приёмопередатчика (UART)

На схеме указаны неверные размеры FIFO передатчика и приемника - 32 вместо 16.

44) 7.20.4.6 Блок формирования прерываний

Написано: Комбинированный сигнал прерывания может быть подан на внешний контроллер
прерываний системы, при этом появится дополнительная возможность маскирования устройства
в целом, что облегчает построение модульных драйверов устройств.

Поскольку сигнал прерывания подан на NVIC разработчиками микроконтроллера, нет смысла
употреблять тут словосочетание "может быть".

Далее написано: Другой подход состоит в подаче на системный контроллер прерываний независимых
линий запроса на прерывание от приемопередатчика. В этом случае процедура обработки сможет
одновременно считать информацию обо всех источниках прерывания. Данный подход привлекателен в
случае, если скорость доступа к регистрам периферийных устройств значительно превышает тактовую
частоту центрального процессора в системе реального времени.

Поскольку разработчики микроконтроллера избрали не этот подход, в этом абзаце смысла нет.

45) 7.20.13 Прерывания

Написано: Доступность, как индивидуальных линий, так и общей линии запроса позволяет
организовать обслуживание прерываний в системе, как путем применения глобальной процедуры
обработки, так и с помощью драйвера устройства, построенного по модульному принципу.

Разработчики микроконтроллера выбрали путь применения глобальной процедуры, поэтому никакого
выбора у нас тут нет.

46) 7.20.13.6 UARTINTR

Написано: Общий выход может быть подключен к системному контроллеру прерываний, что позволит
ввести дополнительное маскирование запросов на уровне периферийных устройств.

В данном предложении использование словосочетания "может быть" не уместно.

47) 7.20.14.1 Общая информация

Написано: Базовый адрес контроллера не фиксирован и может быть различным в разных системах.

На самом деле базовые адреса обоих UART были определены в системе, о которой идет речь (1986ВЕ8),
на этапе синтеза микроконтроллера его разработчиками и с тех пор изменению не подлежат. Другие
возможные системы нас тут не интересуют.

48) Таблица 127 – Регистр UARTFR

Написано: 0 - CTS - Инверсия линии nUARTCT
Должно быть: 0 - CTS - Инверсия линии nUARTCTS

49) 7.20.15.5 IBRD

Написано: Назначение бит регистра UARTBIRD показано ниже.
Должно быть: Назначение бит регистра UARTIBRD показано ниже.

Там же написано: Таблица 129 – Регистр UARTBIRD
Должно быть: Таблица 129 – Регистр UARTIBRD

50) 7.20.15.6 FBRD

Написано: Таблица 130 – Регистр UARTBFRD
Должно быть: Таблица 130 – Регистр UARTFBRD

Далее еще два раза вместо UARTFBRD написано UARTBFRD.

51) Таблица 135 – Регистр управления UARTCR

Написано: 8 - TXE - ...В случае перевода приемопередатчик в запрещенное состояние в ходе
передачи данных, он завершает передачу текущего символа: перед остановкой
Должно быть: 8 - TXE - ...В случае перевода приемопередатчика в запрещенное состояние в ходе
передачи данных, он завершает передачу текущего символа перед остановкой

52) Рисунок 12 – Распределение адресного пространства

В секции DATA SECTION указан не существующий блок ETH1

там же: верхняя секция EXTERNAL BUS должна начинаться с адреса 0хА0000000, а не 0х90000000

53) Таблица 14 – Распределение адресного пространства

Написано: 0х90000000 - 1G - EXTBUS ...
Должно быть: 0хА0000000 - 1G - EXTBUS ...


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-10 15:40 
Не в сети

Зарегистрирован: 2017-июл-14 15:02
Сообщения: 14
Откуда: АО "ПКК Миландр"
Alex1979 писал(а):
19) 7.6 Контроллер сторожевых таймеров (WDTCNTR)

а) В данном разделе этот контроллер попеременно называется то WDTCNTR,
то WDT_CNTR, то IWDG_CNTR.
б) В разделе про тактирование (7.2) ничего нет про тактирование
сторожевого таймера. Как разрешить его тактирование?
(в таблице, описывающей CLK_PER0 отсутствует описание битов с 0 по 12)


Включение и выключение тактирования интерфейсной части таймера, о которой идёт речь, теперь осуществляется автоматически во время обращения к таймеру. Информация о тактировании сторожевого таймера будет добавлена в новую версию спецификацию.

_________________
Отдел технической поддержки support@milandr.ru


Последний раз редактировалось Vladimir_K 2017-сен-06 08:46, всего редактировалось 1 раз.

Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-11 10:31 
Не в сети

Зарегистрирован: 2016-мар-17 14:12
Сообщения: 52
Vladimir_K писал(а):
Alex1979 писал(а):
19) 7.6 Контроллер сторожевых таймеров (WDTCNTR)

а) В данном разделе этот контроллер попеременно называется то WDTCNTR,
то WDT_CNTR, то IWDG_CNTR.
б) В разделе про тактирование (7.2) ничего нет про тактирование
сторожевого таймера. Как разрешить его тактирование?
(в таблице, описывающей CLK_PER0 отсутствует описание битов с 0 по 12)


Включение и выключение тактирования интерфейсной части таймера, о которой идёт речь, теперь осуществляется автоматически во время обращения к таймеру. Информация о тактировании сторожевого таймера будет добавлена в новую версию спецификацию.
_________________
Отдел технической поддержки support@milandr.ru


А что значит "теперь"?

А кэшам тоже не надо специально тактирование включать?


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-16 11:33 
Не в сети

Зарегистрирован: 2017-июл-14 15:02
Сообщения: 14
Откуда: АО "ПКК Миландр"
Alex1979 писал(а):
Vladimir_K писал(а):
Alex1979 писал(а):
19) 7.6 Контроллер сторожевых таймеров (WDTCNTR)

а) В данном разделе этот контроллер попеременно называется то WDTCNTR,
то WDT_CNTR, то IWDG_CNTR.
б) В разделе про тактирование (7.2) ничего нет про тактирование
сторожевого таймера. Как разрешить его тактирование?
(в таблице, описывающей CLK_PER0 отсутствует описание битов с 0 по 12)


Включение и выключение тактирования интерфейсной части таймера, о которой идёт речь, теперь осуществляется автоматически во время обращения к таймеру. Информация о тактировании сторожевого таймера будет добавлена в новую версию спецификацию.
_________________
Отдел технической поддержки support@milandr.ru


А что значит "теперь"?

А кэшам тоже не надо специально тактирование включать?


Ранее предполагалось, что тактирование сторожевого таймера будет осуществляться записью бита MDR_ WDT_EN в регистр PER0_CLK, что и осталось в спецификации, пункт 7.2.3.4 Регистр PER0_CLK, но в итоге в микроконтроллере реализовали автоматическое включение тактирования во время обращения к таймеру.

Кэш-память тактируется всегда вместе с ядром частотой HCLK.

_________________
Отдел технической поддержки support@milandr.ru


Последний раз редактировалось Vladimir_K 2017-сен-06 08:54, всего редактировалось 2 раз(а).

Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-18 11:40 
Не в сети

Зарегистрирован: 2016-мар-17 14:12
Сообщения: 52
Спецификация 1986ВЕ8Т
Версия 2.8.0 от 28.06.2017

1) 7.23.4 Последовательный опрос каналов АЦП

Написано: номера каналов, участвующих в автоматическом переключении, задаются в регистре AUTO_CH_SEL

Вместо AUTO_CH_SEL, видимо, должно быть написано CHSEL0 и CHSEL1

2) 7.23.8 Автоматическая калибровка АЦП

Написано: Для проведения автоматической калибровки необходимо выполнить преобразования для 60…63 каналов.

Следует ли это понимать так, что требуется последовательно выполнить преобразования для каналов с 60 по
63 включительно? Про эти каналы ничего не сказано в "Таблица 148 – Распределение каналов по АЦП".

Там же

Написано: Для полученных результатов вычислить среднее значение и записать в регистр калибровки ADCTRIM.

Не в регистр ADCTRIM, а в поле ADCTRIM регистра CONFIG1.

3) Таблица 151 – Описание регистров

В графе "Описание" для некоторых регистров, например RESULT, среди прочего написано -
"регистр недоступен для записи ключа".

Следует ли это понимать так, что перед считыванием результата преобразования из RESULT следует
записать ключ в KEY?

4) 7.23.9.4 CONFIG2

В графе "Описание" для DT_MODE написано - "Датчик температуры"

Следует ли это понимать так, что установка этого бита в 1 подключает датчик температуры к АЦП?


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-23 11:11 
Не в сети

Зарегистрирован: 2016-мар-17 14:12
Сообщения: 52
Раздел про сторожевой таймер. Описание регистра PRL.
Написано, что если задать PRL = 0xFFFF, потребуется сбрасывать WDT не реже чем раз в 655 мс.
WDT работает от LSI (~40 кГц). Делю 0xFFFF на 40000, получаю 1638 мс. Откуда взялось число 655 ?


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-23 11:34 
Не в сети

Зарегистрирован: 2009-июл-21 14:13
Сообщения: 1039
Откуда: Тула
частота LSI регламентируется от 20 до 60 кГц, поэтому справедливее было бы делить 60 кГц на 0xFFFF, а остальное, вполне вероятно, ошибка в описании.

_________________
сочувствующий…


Последний раз редактировалось prostoRoman 2017-авг-23 12:55, всего редактировалось 1 раз.

Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-авг-23 11:45 
Не в сети

Зарегистрирован: 2016-мар-17 14:12
Сообщения: 52
prostoRoman писал(а):
частота LSI регламентируется от 10 до 60 кГц, поэтому справедливее было бы делить 60 кГц на 0xFFFF, а остальное, вполне вероятно, ошибка в описании.


0xFFFF / 60000 все равно больше, чем секунда. Хотелось бы все таки узнать точно, в чем тут дело. Тем более что периоды указаны с точностью до миллисекунды.


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-окт-24 10:49 
Не в сети

Зарегистрирован: 2010-сен-21 12:57
Сообщения: 641
Откуда: г. Санкт-Петербург
стр 548. регистр ошибок.
бит 3 SEQERR в режиме ОУ:
обнаружена пауза после приема КС с битом 10 равным 0...
По моему мнению вместо "битом 10" следует читать "битом 9"


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Техническое описание 1986ВЕ8Т
СообщениеДобавлено: 2017-окт-24 17:11 
Не в сети

Зарегистрирован: 2017-фев-14 11:21
Сообщения: 48
Здравствуйте, Василий!
У меня один вопрос: "почему?"
не могли бы Вы пояснить, пожалуйста.

_________________
Отдел технической поддержки support@milandr.ru


Вернуться к началу
 Профиль  
 
Показать сообщения за:  Поле сортировки  
Начать новую тему Ответить на тему  [ Сообщений: 155 ]  На страницу Пред.  1 ... 6, 7, 8, 9, 10, 11  След.

Часовой пояс: UTC + 3 часа


Кто сейчас на конференции

Сейчас этот форум просматривают: нет зарегистрированных пользователей и гости: 2


Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете добавлять вложения

Найти:
Перейти:  
Powered by phpBB® Forum Software © phpBB Group
Русская поддержка phpBB