Миландр

Ключевым подразделением нашей компании
является Центр Проектирования интегральных микросхем
Текущее время: 2019-авг-21 13:15

Часовой пояс: UTC + 3 часа




Начать новую тему Ответить на тему  [ Сообщений: 23 ] 
Автор Сообщение
СообщениеДобавлено: 2015-май-28 12:19 
Не в сети

Зарегистрирован: 2015-апр-01 12:11
Сообщения: 7
Откуда: ЗАО "ПКК Миландр"
Многокристальная микросборка применяется в устройствах приема и обработки сигналов систем связи, радиолокации и управления с повышенными требованиями к воздействию внешних факторов.

Информация о продукте: http://milandr.ru/index.php?mact=Produc ... eturnid=68


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2015-май-30 11:07 
Не в сети

Зарегистрирован: 2011-сен-23 20:39
Сообщения: 63
Vladimir_L писал(а):
Многокристальная микросборка применяется в устройствах приема и обработки сигналов систем связи, радиолокации и управления с повышенными требованиями к воздействию внешних факторов.

Информация о продукте: http://milandr.ru/index.php?mact=Produc ... eturnid=68



А возможность размещения в микросборке кристалла ПЛИС не прорабатывалась? Воронежской ? Наверняка понадобится предварительная аппаратная обработка сигнала.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2015-окт-27 12:56 
Не в сети

Зарегистрирован: 2015-фев-09 18:53
Сообщения: 7
Возможно ли получить/приобрести данную микросборку для отработки?


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2015-окт-28 09:25 
Не в сети

Зарегистрирован: 2015-авг-06 11:49
Сообщения: 23
Откуда: АО "ПКК Миландр"
Demetrius, возможно. Для этого Вам нужно отправить заявку на официальном бланке организации на электронную почту rea@milandr.ru или по факсу (495) 981-54-36.

_________________
С нами уже более 50 вузов России и СНГ!
https://vk.com/milandrgroup


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2015-ноя-30 15:45 
Не в сети

Зарегистрирован: 2015-ноя-30 15:27
Сообщения: 4
Добрый день!
Скажите пожалуйста есть ли в составе процессора 1967ВЦ3Т встроеный блок DDC?
В документации по этому поводу я ничего не нашел, однако на семинаре на базе Алмаз-Антей (проходил 27.11.15) на одном из слайдов в составе процессора был показан блок DDC.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2015-дек-09 14:19 
Не в сети

Зарегистрирован: 2013-сен-10 08:02
Сообщения: 16
Откуда: Арзамас
Несколько вопросов:
1) В кратких характеристиках диапазон температур -60..+85, а в спецификации на "Осведомленность" -40..+65. Каков же будет диапазон температур?

2) Будет ли приемка "5"?

3) Когда "Осведомленность" будет в наличии?

4) Когда будет отладочный комплект на 1967ВЦ3Т?

5) в в спецификации на "Осведомленность" три блока ОЗУ по 128К 32-х разрядных слов, а в спецификации на 1967ВЦ3Т память разделена на 6-ть блоков ОЗУ по 64К 32-х разрядных слов. Правильно ли я понимаю что распределение памяти слегка отличаются?


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2015-дек-14 15:47 
Не в сети

Зарегистрирован: 2015-авг-06 11:49
Сообщения: 23
Откуда: АО "ПКК Миландр"
Denisyuk писал(а):
Несколько вопросов:
1) В кратких характеристиках диапазон температур -60..+85, а в спецификации на "Осведомленность" -40..+65. Каков же будет диапазон температур?

2) Будет ли приемка "5"?

3) Когда "Осведомленность" будет в наличии?

4) Когда будет отладочный комплект на 1967ВЦ3Т?

5) в в спецификации на "Осведомленность" три блока ОЗУ по 128К 32-х разрядных слов, а в спецификации на 1967ВЦ3Т память разделена на 6-ть блоков ОЗУ по 64К 32-х разрядных слов. Правильно ли я понимаю что распределение памяти слегка отличаются?


Добрый день, Denisyuk!

1. В спецификации на микросборку «Осведомленность» указан диапазон температур от -40°С до плюс 65°С согласно техническим требованиям ОКР на изделие с приемкой «ОТК». Диапазон рабочих температур микросборок с приемкой «ВП» будет составлять от -60°С до 85°С.
2. Микросборки с приемкой «ВП» планируются к выпуску во II полугодии 2016 г.
3. Выход из производства партии микросборок с приемкой «ОТК» ожидается в марте 2016 г. Принимаются заказы на поставку микросборок и демонстрационных плат.
4. Выход первой партии отладочных плат для процессоров 1967ВЦ3Т ожидается в феврале 2016г.
5. Правильно – 6 блоков по 64К 32-х слов, поправили.

_________________
С нами уже более 50 вузов России и СНГ!
https://vk.com/milandrgroup


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2016-ноя-25 12:05 
Не в сети

Зарегистрирован: 2014-авг-25 10:34
Сообщения: 21
Здравствуйте!
Не могу понять - смотрю на схеме микросборки два АЦП соединенны с процессором всеми 14 тью битами , но у процессора 1967ВН034, два порта только по 8-мь бит.
А я так понял что 1967ВЦ3T на схеме микросборки это и есть ваш 1967ВН034.

Какие виды характеристик соответствующих группе исполнения 1Ус при воздействии спец. факторов выдержит ваше устройство?
И ещё вопрос, когда и за сколько и как можно будет заказать у вас отладочные платы на этой микросборке?
Спасибо.
Инженер НИИДАР.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2016-ноя-25 16:02 
Не в сети

Зарегистрирован: 2014-авг-15 11:04
Сообщения: 199
Откуда: Миландр
lmx2315 писал(а):
Не могу понять - смотрю на схеме микросборки два АЦП соединенны с процессором всеми 14 тью битами , но у процессора 1967ВН034, два порта только по 8-мь бит.
8 бит , но они LVDS. Итого 14 от АЦП к 16-ти у ВН034. Уже на другой ветке вычислили, что младший бит порта ВН034 не должен использоваться.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2016-ноя-25 16:26 
Не в сети

Зарегистрирован: 2015-авг-06 11:49
Сообщения: 23
Откуда: АО "ПКК Миландр"
Цитата:
А я так понял что 1967ВЦ3T на схеме микросборки это и есть ваш 1967ВН034.

lmx2315! Да, верно. Название микропроцессора было заменено выдающим децимальные номера органом.

Цитата:
Какие виды характеристик соответствующих группе исполнения 1Ус при воздействии спец. факторов выдержит ваше устройство?

По СВВФ пока испытания не проводились, данные появятся позднее. По срокам надо будет в дальнейшем уточнять.

Цитата:
И ещё вопрос, когда и за сколько и как можно будет заказать у вас отладочные платы на этой микросборке?

Заказать платы можно сейчас, поставка ориентировочно в январе. Два варианта поставки: покупка и поставка по договору временного пользования, который подразумевает последующий отчет об эксплуатации. Пишите официальный запрос от Вашего предприятия на почту: rea@milandr.ru.

_________________
С нами уже более 50 вузов России и СНГ!
https://vk.com/milandrgroup


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2016-ноя-25 16:52 
Не в сети

Зарегистрирован: 2015-авг-06 11:49
Сообщения: 23
Откуда: АО "ПКК Миландр"
Цитата:
Не могу понять - смотрю на схеме микросборки два АЦП соединенны с процессором всеми 14 тью битами , но у процессора 1967ВН034, два порта только по 8-мь бит.


lmx2315! У процессора 2 порта по 8 бит. Но каждый порт может работать в режиме DDR (Double Data Rate - передача данных по обоим фронтам тактового сигнала) – итого передается 16 бит за такт.

_________________
С нами уже более 50 вузов России и СНГ!
https://vk.com/milandrgroup


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2016-ноя-28 17:04 
Не в сети

Зарегистрирован: 2014-авг-25 10:34
Сообщения: 21
Anna_K писал(а):
Цитата:
Не могу понять - смотрю на схеме микросборки два АЦП соединенны с процессором всеми 14 тью битами , но у процессора 1967ВН034, два порта только по 8-мь бит.

lmx2315! У процессора 2 порта по 8 бит. Но каждый порт может работать в режиме DDR (Double Data Rate - передача данных по обоим фронтам тактового сигнала) – итого передается 16 бит за такт.

..АЦП не умеет DDR делать, выше вроде попытались объяснить что соединение происходит не по lvds а по кмоп, по этому ног у процессора хватает?


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2016-ноя-28 17:17 
Не в сети

Зарегистрирован: 2014-авг-15 11:04
Сообщения: 199
Откуда: Миландр
lmx2315 писал(а):
..АЦП не умеет DDR делать, выше вроде попытались объяснить что соединение происходит не по lvds а по кмоп, по этому ног у процессора хватает?
у АЦП есть два режима: обычный (14 бит) и LVDS (7 бит) (он же DDR в Аниной интерпретации). У ВН34 только 8 бит LVDS.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2016-ноя-28 17:47 
Не в сети

Зарегистрирован: 2014-авг-25 10:34
Сообщения: 21
BY_man писал(а):
lmx2315 писал(а):
..АЦП не умеет DDR делать, выше вроде попытались объяснить что соединение происходит не по lvds а по кмоп, по этому ног у процессора хватает?
у АЦП есть два режима: обычный (14 бит) и LVDS (7 бит) (он же DDR в Аниной интерпретации). У ВН34 только 8 бит LVDS.

..спасибо, это я ступил - конечно АЦП может делать DDR в lvds , так в описании и написано.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-фев-28 15:26 
Не в сети

Зарегистрирован: 2014-авг-25 10:34
Сообщения: 21
..такой вопрос - как можно засинхронизировать несколько микросборок "осведомлённости" для работы в локаторе РЛС например? Общие клоки это понятно, что ещё?
Есть такая возможность ,по умолчанию, типа ножки синхронного сброса какого-нить фифо, или нужно что-то городить? Или ничего нельзя сделать?


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-фев-28 19:11 
Не в сети

Зарегистрирован: 2014-авг-15 11:04
Сообщения: 199
Откуда: Миландр
до какой степени нужно "засинхронизировать"?
с точностью до такта процессорного ядра?
процессоры работают от встроенного ПЛЛ.
"Одновременно" можно стартануть от внешнего прерывания.
также можно использовать общий вход флага для анализа всеми процессорами.
Есть еще Хост-интерфейс который может одновременно "запихнуть" во внутрь всех процессоров нужное кодовое слово.
Можно еще что-нибудь придумать.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-фев-28 20:46 
Не в сети

Зарегистрирован: 2014-авг-25 10:34
Сообщения: 21
BY_man писал(а):
до какой степени нужно "засинхронизировать"?
с точностью до такта процессорного ядра?
"Одновременно" можно стартануть от внешнего прерывания.
также можно использовать общий вход флага для анализа всеми процессорами.
Есть еще Хост-интерфейс который может одновременно "запихнуть" во внутрь всех процессоров нужное кодовое слово.
Можно еще что-нибудь придумать.


..я вижу "осведомлённость" как DDC , соответственно несколько DDC должны синхронно с точностью до такта АЦП измерять входной сигнал и синхронно выдавать данные с линк портов.
Можно ли это обеспечить вышеупомянутыми средствами?


Последний раз редактировалось lmx2315 2017-мар-01 14:49, всего редактировалось 1 раз.

Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-мар-01 11:26 
Не в сети

Зарегистрирован: 2014-авг-15 11:04
Сообщения: 199
Откуда: Миландр
теперь ситуация более понятна.
Предыдущие мои "рекомендации" скорее всего не подойдут.
тут всё "пляшет" от АЦП поэтому нужно подумать как обеспечить необходимую точность.
Если все процессоры находятся в ожидании прерывания, то все равно возможен +- 1 такт разбежки
при старте обработки. Дальнейший процесс обработки должен быть строго детерминированным.
Выдачу результатов наружу через линки можно синхронизировать (возможно используя ACK вход).
А вот с приемом нужно подумать.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-мар-01 14:55 
Не в сети

Зарегистрирован: 2014-авг-25 10:34
Сообщения: 21
..может я ошибаюсь, но не увидел ножки тактирования АЦП, в микросборке только внутренний генератор?


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-мар-03 09:08 
Не в сети

Зарегистрирован: 2014-авг-15 11:04
Сообщения: 199
Откуда: Миландр
Если коротко - ничего не получится.

Вот некоторые соображения (возможно они и ошибочные):

1. для синхронизации одновременной работы многих устройств, необходим какой-то периодический
инициализирующий импульс. Этот импульс должен соответствовать периоду частоты АЦП.
Все АЦП должны работать синхронно.

2. Линк-порт, приняв очередной отсчет с инициализирующим флагом, должен рассматривать его как
первый отсчет пачки (линк порт принимает 8*16 бит отсчетов и только затем передает эту пачку в DDC).

3. DDC принимает пачку сэмплов с начальным флагом. Этот флаг должен перевести DDC в исходное состояние
для начала корректной обработки(фильтры, счетчики всё в исходное положение, возможно , что и
ДМА канал тоже нужно перестартовать).

Если мои рассуждения правильные, то такой алгоритм сейчас не реализуем .

Например, линк-порт не может знать где начало первого отсчета. DDC не может знать где
первая пачка сэмплов. В данный момент DDC сам определяет, где начало обработки и где окончание.
Согласовать внутреннее начало обработки с внешним импульсом можно только с некотрой погрешностью.
Будут либо взяты несколько лишних сэмплов до, либо возможно пропущено несколько сэмплов.
Иногда может и повезет :)


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-мар-03 14:45 
Не в сети

Зарегистрирован: 2014-авг-25 10:34
Сообщения: 21
..всё сходиться к вопросу - можно ли одновременно перезапустить линк порты у нескольких DSP ?
Может как то можно это придумать? Синхроимпульс привязаный к клокам АЦП допустим у нас есть.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-мар-03 21:22 
Не в сети

Зарегистрирован: 2014-авг-15 11:04
Сообщения: 199
Откуда: Миландр
можно почитать про HOST-интерфейс. Это простенький 3-х проводной синхронный интерфейс через
которые можно управлять всем, что есть внутри. Если клок этого интерфейса у всех процессоров
общий , вход данных тоже общий, то одновременно во все процессоры можно впихнуть одинаковую команду.
Главное чтобы была какая-то стабильность между внутренним клоком процессора и клоком хоста.
Иначе будет +1 такт разбежки.
---
Еще есть один механизм синхронизации нескольких процессоров.
Если все процессоры запускать от одного опорного клока,
а частоту внешнего интерфейса брать как производную от процессорного клока,
то можно использовать вход ACK внешнего интерфейса как синхронизирующий.
Например, в какой-то момент (по прерыванию или по алгоритму) все процессоры считывают
внешнюю ячейку памяти (например область nMS1). В ответ на это внешняя логика ставит каждому
процессору ACK=0 и держит до тех пор пока все процесоры не вылезут наружу с этим чтением.
После этого можно деблокировать АСК и все процры синхронно завершают чтение.
Далее можно включать-выключать всё что угодно и это будет у всех одновременно.
---
По данному вопросу у меня есть еще одно сомнение.
Если даже включить все линки на прием одновременно, то это не гарантирует ничего на 100%.
В случае если АЦП уже запущен и асинхронно гонит сэмплы.
В этом случае, при включении линк может дать сбой.
Эта ситуация напоминает счетчик, вход синхронизации которого от АЦП, а асинхронный сброс от процессора.
Не понятно что будет со счетчиком в момент снятия сброса и фронта клока.
Поэтому лучше всего тормозить АЦП. Тогда нет необходимости со 100% одновременным включением линков.
Как только они все включились - разрешаем выходной клок АЦП.
Там вроде есть какой-то OE сигнал с множеством функций и непонятным действием.
Правда если он тоже просто блокирует выходной буфер, то и это не даст гарантий
надёжного первого периода.


Вернуться к началу
 Профиль  
 
СообщениеДобавлено: 2017-мар-24 17:09 
Не в сети

Зарегистрирован: 2014-авг-25 10:34
Сообщения: 21
..спасибо, возможно попробуем что-нибудь такое.


Вернуться к началу
 Профиль  
 
Показать сообщения за:  Поле сортировки  
Начать новую тему Ответить на тему  [ Сообщений: 23 ] 

Часовой пояс: UTC + 3 часа


Кто сейчас на конференции

Сейчас этот форум просматривают: нет зарегистрированных пользователей и гости: 1


Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете добавлять вложения

Найти:
Перейти:  
Powered by phpBB® Forum Software © phpBB Group
Русская поддержка phpBB