Миландр

Ключевым подразделением нашей компании является Центр Проектирования интегральных микросхем
Текущее время: 2017-окт-18 14:06

Часовой пояс: UTC + 3 часа




Начать новую тему Ответить на тему  [ Сообщений: 6 ] 
Автор Сообщение
 Заголовок сообщения: Работа блока PLL в 1967ВЦ2Ф
СообщениеДобавлено: 2015-июн-01 00:32 
Не в сети

Зарегистрирован: 2015-июн-01 00:18
Сообщения: 3
Здравствуйте,
Прорабатываем вопрос замены TS201 в своих изделиях на ваши процессоры.
После прочтения выложенной на сайте спецификации на 1967ВЦ2Ф остался вопрос - как определяется частота ядра PLL? Судя по рисунку из раздела "Диапазон изменения тактовой частоты", это должно происходить как-то при помощи цепи обратной связи с делителем DIVF, но вот как именно - из спецификации не ясно.
Кроме того, два более частных вопроса:
1) Вроде как в последней версии процессора выводов DIVR нет - как будет определяться коэффициент этого делителя (или он будет отсутствовать вовсе)?
2) Какой уровень на выводе E_PLLBP включает режим компенсации?


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Работа блока PLL в 1967ВЦ2Ф
СообщениеДобавлено: 2015-июн-02 13:37 
Не в сети
Site Admin
Аватара пользователя

Зарегистрирован: 2009-янв-20 10:05
Сообщения: 778
nik_s писал(а):
Здравствуйте,
Прорабатываем вопрос замены TS201 в своих изделиях на ваши процессоры.
После прочтения выложенной на сайте спецификации на 1967ВЦ2Ф остался вопрос - как определяется частота ядра PLL? Судя по рисунку из раздела "Диапазон изменения тактовой частоты", это должно происходить как-то при помощи цепи обратной связи с делителем DIVF, но вот как именно - из спецификации не ясно.
Кроме того, два более частных вопроса:
1) Вроде как в последней версии процессора выводов DIVR нет - как будет определяться коэффициент этого делителя (или он будет отсутствовать вовсе)?
2) Какой уровень на выводе E_PLLBP включает режим компенсации?


1.
Вложение:
1.png
1.png [ 26.72 КБ | Просмотров: 2881 ]

DIVR – отсутствует. Входная частота напрямую поступает на PLL
DIVF – значение кода + 1
DIVQ – 2^значение кода
RANGE – 000 – bypass,
001 – 10-16 МГц,
010 – 16-25 МГц,
011 – 25-40 МГц,
100 – 40-65 МГц,
101 – 65-100 МГц,
110 – 100-160 МГц, (не гарантируется)
111 – 160 – 200 МГц (не гарантируется)

2. Компенсация включается при E_PLLBP = 0

_________________
Правила форума!


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Работа блока PLL в 1967ВЦ2Ф
СообщениеДобавлено: 2015-июн-02 13:55 
Не в сети

Зарегистрирован: 2015-июн-01 00:18
Сообщения: 3
Спасибо! С 2мя частными вопросами теперь все ясно. А что насчет основного? Как собственно задается частота PLL (которая от 1200 до 2400 МГц)?


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Работа блока PLL в 1967ВЦ2Ф
СообщениеДобавлено: 2015-июн-04 10:39 
Не в сети
Site Admin
Аватара пользователя

Зарегистрирован: 2009-янв-20 10:05
Сообщения: 778
nik_s писал(а):
Спасибо! С 2мя частными вопросами теперь все ясно. А что насчет основного? Как собственно задается частота PLL (которая от 1200 до 2400 МГц)?

Fvco – частоты с выхода PLL (до делителя DIVQ)
Расчет производится по формуле:
Fvco = REF*(DIVF + 1)

Соответственно, Fvco/(2^DIVQ) будет выходная частота. Она потом поделится на 2 и это уже будет частота ядра.

Итого нужно как бы крутить две ручки DIVQ и DIVF, чтобы подобрать нужную частоту.

_________________
Правила форума!


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Работа блока PLL в 1967ВЦ2Ф
СообщениеДобавлено: 2015-июн-05 10:08 
Не в сети

Зарегистрирован: 2015-июн-01 00:18
Сообщения: 3
Теперь и с этим все ясно, спасибо. Жаль что этой формулы нет в спецификации на процессор.

Ещё один вопрос появился (не связанный с PLL правда). В импортной прототипе есть вход POR_IN, в спецификации на вц2ф он так же фигурирует в 2х местах. А в таблице выводов его нет. Как это следует понимать? Для отечественного аналога не нужна связь RST_OUT с POR_IN?


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Работа блока PLL в 1967ВЦ2Ф
СообщениеДобавлено: 2015-июн-05 11:46 
Не в сети
Site Admin
Аватара пользователя

Зарегистрирован: 2009-янв-20 10:05
Сообщения: 778
nik_s писал(а):
Теперь и с этим все ясно, спасибо. Жаль что этой формулы нет в спецификации на процессор.

Ещё один вопрос появился (не связанный с PLL правда). В импортной прототипе есть вход POR_IN, в спецификации на вц2ф он так же фигурирует в 2х местах. А в таблице выводов его нет. Как это следует понимать? Для отечественного аналога не нужна связь RST_OUT с POR_IN?

В TS201 вывод POR_IN это power-on-reset для внутренней SDRAM. В нашем процессоре SDRAM нет, соответственно, и POR_IN не нужен.

_________________
Правила форума!


Вернуться к началу
 Профиль  
 
Показать сообщения за:  Поле сортировки  
Начать новую тему Ответить на тему  [ Сообщений: 6 ] 

Часовой пояс: UTC + 3 часа


Кто сейчас на конференции

Сейчас этот форум просматривают: нет зарегистрированных пользователей и гости: 2


Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете добавлять вложения

Найти:
Перейти:  
Powered by phpBB® Forum Software © phpBB Group
Русская поддержка phpBB